## Capitolo 12

## Controllo microprogrammato e sistemi complessi

La parte controllo di un sistema ha natura di rete sequenziale, ed è stata progettata nel capitolo precedente con i metodi classici relativi a queste reti. Quando il sistema diviene complesso la parte controllo cresce di dimensioni e viene realizzata con una tecnica nuova, che non ha più l'obiettivo di ottenere una rete minima, ma di facilitare lo sviluppo del progetto e di comprendere più facilmente la struttura interna del controllo. Questa nuova tecnica è basata sul concetto di controllo microprogrammato (µprogrammato), e utilizza una ROM per la parte combinatoria della rete.

## 12.1 ROM e μprogrammi

Come sappiamo, la rete sequenziale di controllo riceve come ingressi i segnali I che rappresentano le istruzioni e i segnali  $\beta$  che rappresentano le condizioni che provengono dalla parte operativa, e produce come uscite i segnali  $\alpha$  che costituiscono le  $\mu$ istruzioni. Nel controllo  $\mu$ programmato la parte combinatoria della rete è costituita da una ROM, in cui ogni cella "memorizza" direttamente una  $\mu$ istruzione e i segnali y' che specificano il prossimo stato: come vedremo, tale stato è ora interpretato come parte dell'"indirizzo" della cella contenente la prossima  $\mu$ istruzione da eseguire.

Realizziamo per esempio il controllo  $\mu$ programmato per il problema 11.3 (cap. 11): è questo un caso particolarmente semplice, perché il sistema è privo di segnali di condizione  $\beta$ . La figura 12.1 $\alpha$  ripete la tabella di flusso della parte controllo, e la figura 12.1 $\alpha$  mostra la corri-





Figura 12.1 Problema 11.3: (a) tabella di flusso della parte controllo; (b) parte controllo  $\mu$ programmata.

spondente parte controllo  $\mu$ programmata, ove è specificato, cella per cella, il contenuto della ROM (le celle lasciate in bianco non sono utilizzate). La struttura generale così ottenuta coincide con quella standard della rete sequenziale di controllo in assenza di segnali  $\beta$  (confronta le figg. 12.1b e 11.1), e il contenuto della ROM viene stabilito come segue.

I bit più significativi degli indirizzi della ROM sono forniti dai segnali di istruzione  $I_1I_0$ , e i meno significativi dai segnali di stato  $y_1y_0$ . Codificato con 00 lo stato iniziale  $\epsilon$  per ogni istruzione (tale stato si carica con un segnale Z di azzeramento del registro), le  $\mu$ istruzioni relative all'istruzione  $I_1I_0$  sono memorizzate in celle che partono dall'indirizzo  $I_1I_0$ 00, e hanno tutte indirizzi che iniziano con  $I_1I_0$ . Tali  $\mu$ istruzioni, estese per includere i segnali y' di prossimo stato, costituiscono il  $\mu$ programma relativo all'istruzione. Per quanto detto, ogni  $\mu$ programma si trova in indirizzi della ROM che iniziano con i relativi bit  $I_1I_0$ .

Per esempio il  $\mu$ programma dell'istruzione  $I_1I_0=01$  è memorizzato nelle celle: 0100, 0101, 0110. Nella prima di queste si trova la  $\mu$ istruzione 10010101, con cui inizia l'esecuzione dell'istruzione: i segnali  $\alpha:100101$  specificano le azioni della parte operativa, mentre i segnali y':01 indicano che la prossima  $\mu$ istruzione deve essere reperita nella cella 0101. La  $\mu$ istruzione contenuta in questa cella contiene i bit y':10, e rimanda perciò alla cella 0110 che contiene l'ultima  $\mu$ istruzione, e rimanda a sua volta alla cella iniziale 0100.

Si noti che le funzioni combinatorie realizzate dalla ROM sono largamente non specificate, e quindi molte celle non sono utilizzate (fig. 12.1b). In termini di struttura interna della ROM (vedi fig. 8.3), è indifferente che esistano o meno degli OR sulle linee uscenti dal decodificatore, corrispondenti alle celle non utilizzate; tuttavia la dimensione complessiva del componente non si riduce. Come a suo tempo spiegato, questa cattiva utilizzazione della piastrina è inevitabile nel progetto di reti combinatorie mediante ROM; la comodità d'uso di questi componenti è d'altronde particolarmente evidente nel controllo uprogrammato, dove i uprogrammi sono direttamente memorizzati e quindi "visibili" all'interno della ROM.

Nell'esempio precedente abbiamo costruito la parte controllo  $\mu$ programmata di un sistema, a partire dalla sua tabella di flusso già nota. In genere però la parte controllo viene costruita direttamente scrivendo il  $\mu$ programma per ogni istruzione, e memorizzandolo nella ROM. (A tale scopo si usano diversi linguaggi di  $\mu$ programmazione, che sono tutti equivalenti nelle capacità di esprimere  $\mu$ programmi e non vengono qui esaminati: il lettore può riferirsi alla bibliografia.) Inoltre il sistema può prevedere la presenza di condizioni  $\beta$  che complicano la stesura del  $\mu$ programma. Per studiare il progetto generale di una parte controllo  $\mu$ programmata, esaminiamo il seguente problema.

Scansionato con CamScanner

## Problema 12.1

Costruire un sistema a controllo  $\mu$ programmato con tre registri P, Q, R contenenti interi positivi, che esegue le istruzioni:

$$I_1 I_0$$
  
0 0 alt  
0 1 if  $(P+Q \text{ non dà supero})$  then  $P+Q \rightarrow P$   
else  $P/2 + Q/2 \rightarrow P$   
1 0  $P/2^R \rightarrow P$ 

Non indichiamo esplicitamente la struttura della parte operativa, perché è ovvia. Essa contiene: una ALU per l'esecuzione dell'addizione, con uscita SUP di supero; i due registri  $P \in Q$  a spostamento destro per eseguire la divisione per due; il registro R con funzioni di contatore a decremento, dotato di un blocco OR sulle uscite per controllare, attra-



Figura 12.2 Problema 12.1: struttura del sistema.

verso la condizione OR(R)=0, quando il contenuto del registro si è azzerato (ciò consente di ripetere un ciclo R volte: in questo caso si deve ripetere R volte la divisione di P per 2).

Le condizioni  $\beta_1 = OR(R)$  e  $\beta_0 = SUP$  sono memorizzate nei flip-flop  $B_1B_0$  di un registro di condizione, e di qui inviate alla parte controllo. Similmente le istruzioni sono memorizzate nei flip-flop  $I_1I_0$  di un registro di istruzione. Lo schema generale del sistema è quindi quello riportato nella figura 12.2 (non sono indicate le connessioni per la distribuzione dell'impulso di sincronismo).

Descriviamo anzitutto il funzionamento della parte operativa attraverso le  $\mu$ sequenze relative alle istruzioni. Tali  $\mu$ sequenze, riportate nella tabella 12.1, sono formulate nell'ipotesi che i registri di stato e di condizione siano inizialmente azzerati. Le corrispondenti  $\mu$ istruzioni sono indicate con i simboli  $\mu_1, ..., \mu_8$  senza specificare i valori dei segnali  $\alpha$ , che possono essere ovviamente dedotti dalle  $\mu$ sequenze.

Il contenuto della ROM della parte controllo è riportato nella figura 12.3. Per seguire l'evoluzione dei  $\mu$ programmi è stato indicato il tracciato seguito da un punto operativo, per le diverse istruzioni. Notiamo anzitutto che, a causa dell'azzeramento iniziale dei registri contenenti i segnali y e  $\beta$ , i  $\mu$ programmi sono memorizzati a partire dalle celle di indirizzo  $I_1I_0$ 0000. L'istruzione 00 richiede semplicemente il congelamento di ogni elaborazione ( $\mu$ istruzione  $\mu_1$ ). L'istruzione 01 genera un  $\mu$ programma che segue due diversi tracciati, a seconda che la prima  $\mu$ istruzione  $\mu_2$  abbia caricato il valore 0 o 1 nel flip-flop  $B_0$ .

Tabella 12.1 µsequenze per il problema 12.1

| $I_1 I_0$ | μsequenze                                                   | segnali α          |
|-----------|-------------------------------------------------------------|--------------------|
| 0 0       | φ                                                           | $\mu_1$            |
| 0 1       | 1: SUP $\rightarrow B_0$ ;                                  | $\mu_2$            |
|           | if $B_0 = 0$ then $P + Q \rightarrow P$ , goto 1            | $\mu_3$            |
|           | else $SD(P) \rightarrow P$ , $SD(Q) \rightarrow Q$ ;        | $\mu_{4}$          |
|           | $P+Q\rightarrow P$ , '0' $\rightarrow B_0$ , goto 1         | $\mu_{s}$          |
|           | fi                                                          |                    |
| 1 0       | 1: $OR(R) \rightarrow B_1$ ;                                | $\mu_6$            |
|           | if $B_1 = 0$ then $\phi$ , goto 1                           | $\mu_{\gamma}$     |
|           | else SD(P) $\rightarrow$ P, DECR(R) $\rightarrow$ R, goto 1 | $\mu_{\mathbf{s}}$ |
|           | fi                                                          |                    |

| Indirizzo                                            | Contenuto                                                     | Tracciati<br>µprogramma |
|------------------------------------------------------|---------------------------------------------------------------|-------------------------|
| $I_1 I_0 B_1 B_0 Y_1 Y_0$                            | $\alpha  \mathbf{y}_{1}^{\prime} \mathbf{y}_{0}^{\prime}$     | , programma             |
| 000000                                               | μ <sub>1</sub> 0 0                                            |                         |
| 0 1 0 0 0 0<br>0 1 0 0 0 1<br>0 1 0 1 0 1<br>0 1 0 1 | $\begin{array}{cccccccccccccccccccccccccccccccccccc$          | 2)                      |
| 1 0 0 0 0 0<br>1 0 0 0 0 1<br>1 0 1 0 0 0<br>1 0 1 0 | $ \mu_6  0  1 \\ \mu_7  0  0 $ $ \mu_6  0  1 \\ \mu_8  0  0 $ |                         |

Figura 12.3
Contenuto della ROM del controllo per il problema 12.1. (Le celle non indicate hanno contenuto non specificato.)

La  $\mu$ istruzione successiva si trova perciò, nei due casi, in uno degli indirizzi 01 00 01 oppure 01 01 01 (che differiscono per il solo bit  $B_0$ ).

Più complessa è la struttura del  $\mu$ programma per l'istruzione 10. La prima  $\mu$ istruzione  $\mu_6$  carica il valore 0 o 1 nel flip-flop  $B_1$ , e la  $\mu$ istruzione successiva si trova quindi in uno degli indirizzi 10 00 01 oppure 10 10 01. Nel primo caso si torna al passo iniziale senza eseguire alcuna operazione ( $\mu$ istruzione  $\mu_7$ , identica alla  $\mu_1$ ). Nel secondo caso si esegue la  $\mu$ istruzione  $\mu_8$ , dopo la quale deve aver luogo un nuovo caricamento del flip-flop  $B_1$  (vedi tab. 12.1, dove la  $\mu$ operazione corrispondente alla  $\mu_8$  termina con **goto** 1). Si noti d'altra parte che l'esecuzione della  $\mu_8$  non altera il contenuto di  $B_1$ , e quindi la  $\mu$ istruzione seguente si trova nell'indirizzo 10 10 00, ove si trova nuovamente la  $\mu_6$  per il caricamento di  $B_1$ . Da questo punto si raggiunge il nuovo indirizzo 10 00 01 oppure 10 10 01, a seconda che la  $\mu_6$  abbia caricato 0 oppure 1 in  $B_1$ .